Aber für mich als "0-Warning-Fetischist" natürlich nicht hinnehmbar, wenn der Timing Analyzer nicht sein OK ausspuckt.
Auch keine Warnungen bei der Synthese?
Du bist in Begriff, Forum64 zu verlassen, um auf die folgende Adresse weitergeleitet zu werden:
Bitte beachte, dass wir für den Inhalt der Zielseite nicht verantwortlich sind und unsere Datenschutzbestimmungen dort keine Anwendung finden.
letzter Beitrag von Saskia am
Aber für mich als "0-Warning-Fetischist" natürlich nicht hinnehmbar, wenn der Timing Analyzer nicht sein OK ausspuckt.
Auch keine Warnungen bei der Synthese?
Auch keine Warnungen bei der Synthese?
Guter Punkt; Touché!
Das gelingt mir bis heute nicht... und das hat mich schon immer gestört.
Ich kann mich einfach nur schlecht daran gewöhnen und denke das die Tools da
zu inflationär Warnings ausspucken. Zum Teil auch - aus meiner Sicht - wirlich
bescheuerte Dinger!
Trotzdem schaue ich mir grundsätzlich ALLE Warnings an... und versuche
diese - sofern möglich - zu lösen!
PS: Bei meinen "Real-Life" Projekten gilt eine strikte 0-Warning vorgabe.
Ausnahmen müssen da richtig gut begründet werden.
PPS: MISRA ==
"Dank" privater Verpflichtungen ging am Wochenende nicht soviel weiter...
Leerlaufzeiten am Abend, an denen ich aber keinen Bock mehr habe mich zu konzentrieren oder zu müde bin
bleiben trotzdem nicht ungenutzt. Ich vektorisiere dann die shots; hier ein Beispiel (nicht fertig):
Ist ja "nur" Fleißarbeit... und daher auch nebenbei machbar.
rechts unten ist aber ein kleiner Kurzschluß
rechts unten ist aber ein kleiner Kurzschluß
Welchen der vielen meinst Du?
So... gestern Abend ist der Metal layer fast fertig geworden:
Habe mal noch ein bischen Beschriftung dazugefügt... PHI1 und PHI2 auch korrekt. (Anders als in meinem PDF; da ist noch ein Fehler).
Die PLA ist übrigens 100% identisch zum 6502. D.h. die Zusatzfunktionalität für die 4 zusätzlichen Addressleitungen ist komplett extern vom Core.
Die Tage ist das Projekt etwas ins hintertreffen geraten, da ich bevorzugt am VIC-I gebastelt habe.
Aber sobald ich alle Bilder gestitcht habe geht's hier weiter!
Es muß ja mal fertig werden!
Umn das Vektorisieren zu vereinfachen, habe ich die Tage auch am Tooling gebastelt...
Hier mal ein Abfallprodukt meiner Versuche:
Vergleich Metall <-> Poly layer des MOS6509R7
Das alignment ist nahezu perfekt!
PS: Das Script zum Bildvergleich ist selbstverständlich nicht von mir - nur die Bilder sind von mir!
bei mir klappt der Link nicht.... 502 Gateway ??
Seltsam... geht bei mir auch am Smartphone
Ich hab mir das Bild auch angeschaut... klappt... und für mich völlig unverständlich wie man da durchblickt
Tolle Arbeit...
und für mich völlig unverständlich wie man da durchblickt
Ein bisschen kann ich so einen Die-Shot lesen, aber längst nicht gut genug um ihn komplett zu verstehen.
Seltsam... geht bei mir auch am Smartphone
Jau.. jetzt klappt die Ansicht bei mir auch...
Seltsam... geht bei mir auch am Smartphone
Im Chrome Browser geht es bei mir auch nicht, da wird einfach nix angezeigt. FF geht.
Im Chrome Browser geht es bei mir auch nicht, da wird einfach nix angezeigt. FF geht.
Hier geht's auch in Chrome.
@androSID Hat der 6502 nicht etwa genauso viele Transistoren wie der x86-Urahn 8008?
Hier in der CPU-Tabelle bei Wiki ist er mit 5000 eingetragen. Kann es sein, dass das falsch ist?
btw Um einen 6502 mit Elektronenröhren aufzubauen, bräuchte man ein paar m², für modernste CPUs mehrere km² und ein Kraftwerk daneben.
Der 6502 hat etwas mehr als 3500 Transistoren IIRC
Wenn wir stark vereinfachend annehmen, eine Röhrentriode könnte einen Transistor 1:1 ersetzen, könnten wir mit 3500/2=1750 Doppeltrioden (z.B. ECC8x) auskommen.
Aber: Heizung ca. 2 Watt/Doppeltriode.
... und schon sind wir bei ENIAC ...
https://de.wikipedia.org/wiki/ENIAC
Gut, der hat ein paar Röhren mehr, ist aber auch mehr als nur eine CPU.