Wenn man die bisherigen Erkenntnisse zusammennimmt, könnte man meinen, der Z80-Modus wäre doch recht verkorkst.
Einerseits hat die Z80 CPU einen eigenen Zähler für DRAM-Refresh (7bit, reicht aber), einen von DMA unabhängigen Bildaufbau des VDC zur Verfügung und könnte daher 100% des Systembus für sich beanspruchen. Also mit 4Mhz oder gar 6..8 Mhz entfesselt getaktet. Andererseits muss er sich auf den VIC einsynchronisieren, von dem nichtmal dessen DRAM-Refresh benötigt wird.
Da kommt einem der Gedanke, dass man dieses Design mal kräftig entrümpeln müsste. (fast) keine Waitstates mehr und Bedienung der Peripheriegeräte ohne Zurückschalten auf den 8502 (?).
Ein CP/M-Modus mit dem TurboPascal nutzbar ist und der sich auf den VDC beschränkt. (Mut zur Lücke).